Xilinx SelectIO解决方案中心 – 设计助手-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Xilinx SelectIO解决方案中心 – 设计助手

描述

设计助手将引导您完成推荐的设计流程,以便使用Xilinx SelectIO引脚进行设计,同时调试常见问题。

Design Assistant不仅提供有用的设计和故障排除信息,还指向您需要阅读的确切文档,以帮助您有效地使用Xilinx SelectIO进行设计。

注:本文是Xilinx SelectIO解决方案中心(Xilinx答复50924)的一部分

Xilinx SelectIO解决方案中心可用于解决与SelectIO相关的所有问题。

无论是开始新设计还是解决问题,请使用SelectIO解决方案中心指导您获取正确的信息。

SelectIO Design Assistant分为几个部分(尽管它们重叠)。请选择与您的问题或查询最相关的部分。

这将确保SelectIO Design Assistant为您提供持续推进设计所需的信息。

IO规格和性能:

(Xilinx答复47284)解决了影响性能的因素:

  • 单端,差分和伪差分(免费单端)I / O标准
  • Xilinx数据手册中提供的SelectIO性能相关规范

终止和选择:

(Xilinx答复47225)解决了终止传输线的问题:

  • 传输线基础知识
  • 终端类型取决于I / O标准
  • 如何在设计中设置可选的内部终端
  • 调试内部终端的问题

板级调试

(Xilinx答复50537)解决了有关调试信号完整性问题的问题:

  • SSO / SSN – 同时切换输出/噪声
  • 通过反射或振铃调试问题
  • 用数据眼调试问题
  • 调试问题的信号没有超过预期的阈值

Xilinx工具中的IO设置

(Xilinx答复47368)解决了有关IOSTANDARD的问题

  • IOSTANDARD的类型
  • 与各种IOSTANDARD连接

信号完整性仿真

(Xilinx答复50644)解决了有关IBIS模型和仿真的问题

  • IBIS模型中包含哪些信息
  • Xilinx IBIS模型的已知问题

IO电气可靠性

(Xilinx答复51834)解决了以下问题:

  • 过驱动I / O – 下冲和过冲
  • 热插拔
  • 电源排序和供电和配置期间的I / O状态
请登录后发表评论

    没有回复内容