Kintex-7和Virtex-7 FPGA生产GTX收发器的设计咨询-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Kintex-7和Virtex-7 FPGA生产GTX收发器的设计咨询

描述

此答复记录涵盖了与7系列FPGA GTX收发器生产芯片相关的更新。

1. GTX通用ES与生产硅之间的比特流兼容性:

在ISE 14.1 / Vivado 2012.1或更早版本工具中使用v2.1或更早版本的7系列FPGA收发器向导生成的通用ES比特流,适用于所有Kintex-7器件和Virtex-7系列中的7VX485T,不能与GTX生产一起使用硅。对于这些器件的通用ES和生产之间的GTX比特流兼容性,必须使用ISE 14.2 / 2012.2或更高版本中的7系列FPGA收发器向导2.2版或更高版本。但是,有关比特流兼容性的任何其他注意事项,请参阅(Xilinx答复50906)

此外,对于(Xilinx答复51884)中描述的特定条件下的优化CDR属性设置,必须使用ISE 14.3 / Vivado 2012.3或更高版本工具中的向导版本2.3。

2. RX_DFE_XYD_CFG属性:

对于GTX生产收发器,RX_DFE_XYD_CFG属性必须设置为13’h0000的值。 ISE 14.2 / Vivado 2012.2工具中的7系列FPGA收发器向导v2.2生成具有此更新值的包装器。此值也适用于General ES Silicon。

3. GTXE2_COMMON使用模式:

对于GTX生产收发器,必须遵循(Xilinx答复43339)中描述的GTXE2_COMMON使用模式更改。即使在设计中仅使用CPLL,也必须实例化GTXE2_COMMON模块。否则,BIAS_CFG将在软件模型中错误地设置为64’h0000000000000000。在ISE 14.2 / Vivado 2012.2工具中使用7系列FPGA收发器向导v2.2时,GTXE2_COMMON模块会自动实例化。

4. GTX收发器上电/掉电:

必须遵循V MGTAVCC ,V MGTAVTT ,V CCINT之间推荐的GTX收发器上电/断电序列,以实现最小电流消耗。有关其他详细信息,请参阅(Xilinx答复47817) 。这个推荐的电源排序现在在Kintex-7和Virtex-7 FPGA数据表(DS182和DS183)中。

修订记录
10/26/2012 – 更新了比特流兼容性部分,以包含对特定器件的引用
10/18/2012 – 更新了比特流兼容性部分
07/20/2012 – 初始版本

请登录后发表评论

    没有回复内容