7系列FPGA设计助手 – 在结构中使用分布式存储器-Xilinx-AMD社区-FPGA CPLD-ChipDebug

7系列FPGA设计助手 – 在结构中使用分布式存储器

描述

此答复记录的内容提供了有关如何使用分布式存储器来改善设计时序或降低块RAM利用率的信息。

注意:此答复记录是Xilinx 7系列FPGA解决方案中心(Xilinx答复46370)的一部分 。 Xilinx 7系列FPGA解决方案中心可用于解决与7系列器件相关的所有问题。无论您是使用7系列FPGA开始新设计还是解决问题,都可以使用7系列FPGA解决方案中心来指导您获取正确的信息。

分布式存储器是使用结构中的切片逻辑实现的存储器元件。在可用块RAM块完全用完的项目中,分布式存储器可用于为实现RAM和ROM提供额外资源。

此外,在时序对您的设计至关重要的情况下,分布式存储器可用于帮助更容易地满足设计中的时序要求。分布式存储器在片逻辑中实现,因此它具有在时序至关重要的区域中靠近逻辑放置的附加能力。

LogiCORE IP分布式内存生成器内核可用于在您的设计中实现基于分布式内存的内存元件。有关此内核的更多信息,请参见LogiCORE IP分布式内存生成器网页。页面右侧的文档部分将引导您访问此核心的数据表: http//www.xilinx.com/content/xilinx/en/products/intellectual-property/dist_mem_gen.html

请登录后发表评论

    没有回复内容