描述
此问题会影响满足以下条件的用户:
- 使用ISE 13.4或更早版本的软件
- 使用针对Virtex-7或Kintex-7 FPGA的ChipScope IBERT内核
- 使用多个QUAD
如果使用上述条件,用户可能会发现在Analyzer GUI中为COMMON块列出的QUAD顺序是向后的。
解
例如:
使用QUAD 118和116生成IBERT核心。分析器将在QUAD 116之前首先列出QUAD 118的COMMON块。这是违反直觉的。这不会影响ChipScope IBERT内核的功能。这将在ISE 14.1软件中修复。
没有回复内容