13.x PlanAhead  – “[约束5]无法在站点XX找到终端’sys_clk_p / n’,非法放置实例……”-Xilinx-AMD社区-FPGA CPLD-ChipDebug

13.x PlanAhead – “[约束5]无法在站点XX找到终端’sys_clk_p / n’,非法放置实例……”

描述

在PlanAhead工具中详细说明设计时会出现类似于以下错误:

“[约束5]无法在站点H6找到终端’sys_clk_p’,非法在站点H6上放置实例i_PCIeTop / refclk_ibuf [”pcie.ucf“:87]”
“[约束5]不能在站点H5找到终端’sys_clk_n’,非法在站点H6上放置实例i_PCIeTop / refclk_ibuf [”pcie.ucf“:88]”
“[约束5]无法在站点IBUFDS_GTE2_X0Y0上找到实例’i_PCIeTop / refclk_ibuf’,站点IBUFDS_GTE2_X0Y0未绑定[”pcie.ucf“:102]”

这些严重警告在设计实施时不会引起任何问题,因此可以安全地忽略它们。

但是, (Xilinx答复43315)中提到了类似的警告信息

PlanAhead 13.4软件中已经修复了此处描述的问题,但在早期版本中,它确实导致忽略约束。

您应该查看打击垫报告以验证端口是否正确放置。

上述文章说明中概述的问题仅是可视的,不会影响设计的实施。

因此,它不会在当前的ISE软件中修复。

但是,它计划在下一代Xilinx软件中修复。

请登录后发表评论

    没有回复内容