13.3,Virtex-6,ML605 GTX IBERT  – “ml605 bank113fmchpc”电路板配置设置错误地设置refclk-Xilinx-AMD社区-FPGA CPLD-ChipDebug

13.3,Virtex-6,ML605 GTX IBERT – “ml605 bank113fmchpc”电路板配置设置错误地设置refclk

描述

以下答案记录讨论了13.3版Virtex-6 GTX IBERT内核的已知问题。 “ml605 bank113fmchpc”板配置设置设置了错误的refclk,需要用户修改以便为ML605板生成适当的设计。

如果在13.3中的Virtex-6 GTX IBERT内核中使用了“ml605 bank113fmchpc”板配置设置,则需要进行修改以生成工作设计。

在IBERT向导中,选择“ml605 bank113fmchpc”板配置设置。按“next”进入第4页.REFCLK源当前设置为“MGTREFCLK0 113”,将此设置更改为MGTREFCLK0 114.此更改是必要的,因为MGT的Bank必须从相邻的QUAD借用refclk。无需其他更改即可生成有效的IBERT设计。

这是13.3中的已知问题,计划在13.4中修复。

请登录后发表评论

    没有回复内容