如何使用PARYADJ频率和设置时钟域之间的比率?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

如何使用PARYADJ频率和设置时钟域之间的比率?

PARIAdJ允许您放松PAR结果的要求,同时紧扣时序分析工具报告的要求。在PAR和跟踪中所需的时间值的差异使您可以更有效地进行实验,并有计划地过度限制您的设计以确定最佳约束设置。例如,如果频率设置为250MHz,并且将PARYADJ设置为20,则软件将使用250+20=227 MHz的简单加法公式,在250MHz的跟踪轨迹上引导PAR。
当路径交叉两个时钟域时,如果仅指定频率,则跨域路径将被约束为最快的时钟频率。为了正确地对待交叉域时钟,调整相同的比例,使调整后的时钟保持相同的比率。
例如:
频率网“CK11C”100兆赫PARADJ 10;
频率网“CLK2YC”50兆赫PARADJ 5;

请登录后发表评论

    没有回复内容