描述
该答复记录讨论了支持收发器参考时钟的标准。
解
LVPECL和LVDS是用于工业中参考时钟的常用标准。
Virtex-6 FPGA GTX收发器用户指南(UG366) (参见电路板设计指南部分)声明收发器参考时钟支持LVPECL和LVDS标准,但Virtex-6 FPGA GTH收发器用户指南(UG371)不建议使用LVDS由于参考时钟的输入信号幅度最小,因此可用于参考时钟。
如果用户可以在设计中保证LVDS参考时钟具有足够的幅度并满足最小输入信号幅度要求(500 mV ppdiff) 对于<= 600 MHz,600 mV ppdiff 对于收发器参考时钟数据表中的DS152, http: //www.xilinx.com/support/documentation/data_sheets/ds152.pdf中的Virtex-6 GTH收发器> 600 MHz,使用时应该没有任何问题Virtex-6 GTH收发器中参考时钟的LVDS标准。
同样,对于7系列FPGA系列收发器,如果满足数据手册中的输入信号幅度电平要求,则可以使用LVDS标准。
没有回复内容