Virtex-6 GTX IBERT  – 必须始终为某些QUAD实例化以使GT正常工作-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-6 GTX IBERT – 必须始终为某些QUAD实例化以使GT正常工作

描述

生成Virtex-6 GTX IBERT内核时,必须始终启用QUAD115和QUAD105(适用于使用2列GT的器件)。以下答案记录提供了有关此要求的其他详细信息。

在Virtex-6 QUAD115和QUAD105(用于具有2列GT的器件)中,对所有剩余GT瓦片使用的电路执行电阻器校准。如果这些QUAD未实例化并与IBERT核心一起使用,则此校准将没有发生,GT操作可能无法可靠地工作。

这在13.3及更高版本中应该不是问题,因为将向向导添加DRC检查以确保用户始终遵循此要求。

请登录后发表评论

    没有回复内容