Aurora 8B / 10B v5.2  –  ISE Design Suite 12.2的发行说明和已知问题-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Aurora 8B / 10B v5.2 – ISE Design Suite 12.2的发行说明和已知问题

描述

本答复记录包含ISE Design Suite 11.2中发布的Aurora 8B / 10B v5.1核心版本,包括以下内容:

  • 一般信息
  • 新功能
  • Bug修复
  • 已知的问题

有关安装说明,一般CORE Generator已知问题和设计工具要求,请参阅“ IP版本说明指南”
http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

新功能

  • ISE 12.2软件支持
  • 在GUI中添加使用ChipScope Pro Analyzer复选框,将ChipScope内核作为示例设计的一部分
  • Virtex-6 LXT / SXT / HXT线路速率从6.5 Gbps增加到6.6 Gbps
  • Virtex-6 CXT -1速度等级器件线路速率从3.125 Gbps增加到3.75 Gbps
  • Virtex-6 HXT(GTX收发器)支持
  • Virtex-5 Qpro器件支持
  • Virtex-6 Qpro器件支持
  • Spartan-6 Qpro器件支持
  • 汽车Spartan-6器件支持

支持的器件

  • Virtex-6 XC CXT / LXT / SXT / HXT
  • Virtex-6 XQ LXT / SXT
  • Virtex-6 -1L XC LXT / SXT
  • Spartan-6 XC LXT
  • Spartan-6 XA
  • Spartan-6 XQ LXT
  • Virtex-5 XC LXT / SXT / FXT / TXT
  • Virtex-5 XQ LXT / SXT / FXT

已解决的问题

  • Virtex-6 Aurora:TXDIFFCTRL的默认值太低。 Core使用4’b0000作为默认值,它变为4’b1000。
    有关TXDIFFCTRL值的更多详细信息,请参阅UG366。
    CR编号561723
  • 根据为Spartan-6更新的最新特征数据PMA_RX_CFG属性更新Spartan-6 PMA_RX_CFG设置。
    CR编号563542
  • 更新了Virtex-5 / Virtex-5Q GTX的最小PLL范围1.5至1.48。 CR号码560012此更新​​来自最新的DS202(v5.3)
  • 使用线速3.125 / refclk 78.13为S6生成Aurora 8B10B v5.1会产生未知错误。
    CR编号555870
  • 禁用时钟校正时,将“CLK_COR_SEQ_1_1_0 / 1”属性从10’b0000000000更改为10’b0100000000。
    CR号555432
  • Spartan-6 Aurora 8b / 10b v5.1实例化IBUFDS_GTXE1。
    CR编号555780
  • Simplex RX还应在GUI中启用计时器选项。
    CR编号523323
  • 更新生产芯片的PMA_COM_CFG_WEST [13:12]属性的默认设置。
    CR编号558556
  • PMA_COM_CFG_WEST [13:12]更新到2’b10。
  • CHAN_BOND_LEVEL_0和CHAN_BOND_LEVEL_1参数的值设置不正确。
    CR编号538515 CHAN_BOND_LEVEL_0和CHAN_BOND_LEVEL_1参数以十六进制设置。根据UG198,这些更新为整数。
  • 固定Virtex-6和Virtex-6低功耗系列的最小线路速率。
  • Virtex-6 CXT器件的最小线速率为0.675 Gb / s。 Virtex-6 LXT / SXT / HXT和Virtex-6 -1L LXT / SXT的最小线路速率为0.6 Gb / s。
    CR编号559154
  • 修复了核心生成期间的误导性许可警告消息。
  • Aurora 8B10B内核是免费的IP内核,不需要任何核心代许可证。
    CR编号536603
  • 从实现脚本中的par命令中删除-t开关。 CR编号551312更新MMCM VCO频率范围从400MHz到600MHz。
    CR编号543847
  • 取决于Virtex-6和Virtex-6 -1L系列生产芯片的GTX PLL反馈分频器/ 1。
    CR编号544243
  • 更新Virtex-6和Virtex-6 -1L系列GTX的电荷泵属性。
    CR编号544242
  • UG353的附录D与RocketIO GTP向导选择步骤3不匹配。
    CR编号550641
  • UG353的附录D解释了Virtex-5 GTP / GTX的程序。此过程不适用于其他收发器向导,如Virtex-6 GTX或Spartan-6。对于每个向导包装器代,已完全重写附录D.

已知的问题

在发布时,此核心的v5.2存在以下已知问题:

对于具有非连续选择的收发器的设计观察到的定时误差。
请参阅LogiCORE IP Aurora 8B10B v5.2中的附录B.
有关更多详细信息,请参阅用户指南 – UG353。
CR编号532828

请登录后发表评论

    没有回复内容