Kintex-7,ChipScope Pro  –  IBERT(13.2及更高版本) –  Kintex-7核心限制和对早期硅的支持-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Kintex-7,ChipScope Pro – IBERT(13.2及更高版本) – Kintex-7核心限制和对早期硅的支持

描述

当使用ISE13.2软件及以后生成Kintex-7 GTX IBERT设计并针对工程样本(ES)芯片时,必须考虑某些因素以确保IBERT核心正常运行。

Kintex-7 GTX IBERT内核具有不同的功能支持,具体取决于所使用的芯片版本;两个选择是1.0和1.1。在生成核心时使用正确的选项很重要。

我如何确定选择哪种硅版本?

请见(Xilinx答复37579) ;请参阅答案记录的JTAG IDCODE部分。本节介绍如何回读器件的JTAG IDCODE。如果JTAG IDCODE为0,请在Silicon Version下拉菜单中选择1.0选项。如果JTAG IDCODE为1或更高,请在Silicon Version下拉菜单中选择1.1选项。

使用ISE 13.2时:

在ISE 13.2软件中,仅支持某些线路速率。支持的线路费率如下:

  • CPLL支持0.6125 – 6.5 Gb / s。
  • QPLL仅适用于10.3125 Gb / s。您必须选择“tenGBASE-R”或“xlaui”协议才能启用此线路速率。请注意,这不在LabES支持的操作范围内(v1.0和v1.1) )或初始ES(v1.2)硅。这仅用于测试目的,并不保证以此线速工作。

使用ISE 13.3时:

在ISE 13.3软件中,Kintex-7 GTX IBERT内核支持Kintex-7 FPGA数据手册中给出的线速范围。另外,请记住参考工程样品器件的勘误表。对于LabES(v1.0和v1.1)和初始ES(v1.2)芯片,QPLL的工作频率限制在6.6 Gb / s以下。使用高于该线路速率运行的QPLL的IBERT内核不能保证正常工作。

哪些功能可用于不同的Silicon Version下拉菜单选项?

根据Kintex-7 GTX IBERT向导下拉菜单中选择的芯片版本,某些功能可能不可用。以下是基于Silicon Version下拉选项提供的功能列表:

  • 1.0硅核版本:
    – 提供TX选项,但不提供RM选项。
  • 1.1硅核版本:
    – TX和RX选项均可用。

使用ISE 13.4时:

在ISE 13.4软件中,Kintex-7 GTX IBERT内核支持Kintex-7数据表中给出的线速范围。请始终参考器件勘误表,以查看工程样品器件将具有的与数据表或用户指南所述的不同的任何限制。

在生成7系列IBERT内核时,在Silicon Version下拉菜单中选择正确的选项非常重要。在ISE 13.4软件中,可以使用以下选项:

  • 一般ES
  • 初始ES

如果器件部件标记标有CES9937,则器件为初始ES部件,“初始ES”选项应用于芯片版本下拉菜单。如果器件部件标记仅标有CES,则器件为通用ES部件,“通用ES”选项应用于“芯片版本”下拉菜单。通用ES和初始ES的IBERT设计非常不同,两者彼此不兼容。如果您为Silicon Version下拉菜单选择了错误的选项,则收发器将无法在硬件中正常运行。

请登录后发表评论

    没有回复内容