Virtex-6 FPGA生产GTH收发器的设计咨询-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-6 FPGA生产GTH收发器的设计咨询

描述

本设计咨询涵盖Production Virtex-6 FPGA GTH收发器。其目的是解决Production Silicon的更新问题。

本咨询中的CES勘误表是指Virtex-6 FPGA HX255T,HX380T和HX565T CES勘误表 (EN157):

https://www.xilinx.com/support/documentation/errata/en157.pdf

CES勘误表 – 支持的PCB走线特性

对于Production Silicon,它已更新为7-8 dB插入损耗范围内的通道,没有TX强调。此更新可在下一版Virtex-6 FPGA GTH收发器用户指南 (UG371)中找到; 请参阅使用模式下的RX均衡部分 – 信道损耗<= 7-8 dB,无TX强调子部分。

CES勘误表 – RX均衡自动适应

对于Production Silicon,已更新为使用自动模式下的自适应。有关它的更新和详细信息,请参见下一版Virtex-6 FPGA GTH收发器用户指南 (UG371); 请参阅使用模式下的RX均衡部分 – 信道损耗<= 7-8 dB,无TX强调子部分。

CES勘误表 – 近端PMA环回(PMA_LPBK_CTRL_LANE <n> = 2’b01 =后置驱动程序)

这不是受支持的功能。

CES勘误表 – 利用GTH收发器的IEEE Std 1149.6(AC-JTAG)测试

对于Production Silicon,GTH收发器总是需要配置为使用AC-JTAG。有关它的更新和详细信息,请参见下一版Virtex-6 FPGA GTH收发器用户指南 (UG371);参见AC-JTAG部分。

CES勘误表 – 操作指南:万兆以太网64B / 66B模式下的GTH TXUSERCLKOUT和RXUSERCLKOUT

对于Production Silicon,当GTH收发器配置为万兆以太网64B / 66B模式时,TXUSERCLKOUT和RXUSERCLKOUT的占空比小于30%。 TXUSERCLKOUT和RXUSERCLKOUT必须仅用于结构逻辑的正时钟边沿。 Virtex-6 FPGA数据手册中的 MMCM CLKIN占空比规范:直流和开关特性 (DS152)不适用于GTH收发器TXUSERCLKOUT和RXUSERCLKOUT。此更新可在下一版Virtex-6 FPGA数据手册中找到:直流和开关特性 (DS152)和Virtex-6 FPGA GTH收发器用户指南 (UG371)。

GTH收发器初始化序列和属性更新

生产芯片的最新复位序列和属性更新可在Virtex-6 FPGA GTH收发器向导补丁中获得。有关它的详细信息可以从(Xilinx答复40902)获得

CES与生产之间的比特流兼容性

CES比特流不能与Production Silicon一起使用,反之亦然。

GTH收发器参考时钟最大频率

对于Production Silicon,支持的GTH收发器参考时钟最大频率为-2 MHz,-2速度等级为700 MHz,-1速度等级为645 MHz。更多详细信息,请参阅(Xilinx答复41022)

要更新Xilinx警报通知首选项,请访问:
https://www.xilinx.com/support/myalerts

请登录后发表评论

    没有回复内容