描述
本答复记录包含7系列FPGA收发器向导v1.3的已知问题和发行说明。
解
介绍
有关此版本的安装说明,请参阅:
http://www.xilinx.com/ipcenter/coregen/ip_update_install_instructions.htm
有关系统要求,请参阅:
http://www.xilinx.com/ipcenter/coregen/ip_update_system_requirements.htm
该文件包含Xilinx LogiCORE IP 7系列FPGA传感器向导v1.3解决方案的发行说明。
有关最新的核心更新,请参阅产品页面:
http://www.xilinx.com/products/ipcenter/GT_Wizard.htm
新功能
- ISE 13.1软件支持
- IUS,VCS仿真支持
- 支持Simplex TX和Simplex RX配置
- 支持Start_from_Scratch模板
支持的器件
此版本的核心支持以下器件系列。
- 的Virtex-7
- Kintex-7产品
- 的Virtex-7L
- KINTEX-7L
已解决的问题
- CR#577404 – 从GT包装器中删除了加扰器和解扰器,并将其置于顶级示例设计中。
- CR#581961,583420,584273 – 更正了与GT的RefClk,GREFCLK连接。
- CR#582942,582951,583899 – 更新了帧检查器逻辑。
- CR#584970 – 更新了.xco,.v / .vhd文件中的组件名称,以便模块名称与组件名称相同。
- CR#585029 – 更新了GUI,以根据内部数据路径宽度显示ALIGN_COMMA_WORD的正确值。
已知的问题
以下是此核心在发布时v1.3的已知问题:
- CR#582613 – Frame Gen生成的数据不是增量数据
- 此版本不支持编码/解码
IP版本说明指南中提供了最新信息,包括已知问题,解决方法和此版本的解决方案: http : //www.xilinx.com/support/documentation/user_guides/xtp025.pdf
技术支持
要获得技术支持,请在www.xilinx.com/support上创建WebCase。问题将发送给使用此产品的专业团队。
Xilinx根据核心文档中描述的指南使用时,为使用本产品提供技术支持,并且不能保证本产品的时序,功能或支持不适用于不遵循指定准则的设计。
其他信息
- 没有
核心版本历史
按版本描述的日期
================================================== ==============================
03/01/2011 Xilinx,Inc。1.3 13.1发布
11/23/2010 Xilinx,Inc。1.2 ISE 7系列Beta2 – (O.34)
10/29/2010 Xilinx,Inc。1.1 ISE 7系列月度快照 – (O.28)
初始发行
================================================== ==============================
没有回复内容