Virtex-6 FPGA GTX收发器 – 使用高于5Gbps的RXELECIDLE-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-6 FPGA GTX收发器 – 使用高于5Gbps的RXELECIDLE

描述

有三个着名的用例,可以使用Virtex-6 GTX收发器中的电气空闲电路:

  • 热插拔情况
  • 检测电缆拔出
  • 插件d etection
本答复记录讨论了如何在每种情况下使用GTX收发器。

  • 对于热插拔情况:
    1. 设置IGNORESIGDET = 1,RX_EN_IDLE_xxx = FALSE,GATERXELECIDLE = 0。
    2. 确保将OOB_THRESHOLD设置为建议值。
    3. 对于RX封装球的101010图案,确保输入TX高于300 mVppd。
  • 对于未插入的电缆:
    1. RXELECIDLE将始终被声明。
      • 确保RX输入上的噪声(Xtalk)不超过40 mVppd。
  • 对于插件检测:
    1. 监视RXELECIDLE以进行转换。
    2. 检测到转换后:
      1. RXCDRRESET和GTXTEST [3](DFERESET)应该同时置位和取消置位。
      2. 等待超过50微秒,RXRESET将被断言。
      3. 监视RXDATA以实现无错误操作。
      4. 如果存在数据错误且RXELECIDLE = 0,则重复步骤a至c)。
请登录后发表评论

    没有回复内容