LogiCORE IP以太网AVB端点v3.1  –  ISE 13.1软件的发行说明和已知问题-Xilinx-AMD社区-FPGA CPLD-ChipDebug

LogiCORE IP以太网AVB端点v3.1 – ISE 13.1软件的发行说明和已知问题

描述

本答复记录包含在ISE Design Suite 13.1中发布的LogiCORE IP以太网AVB端点v3.1的发行说明,其中包括以下内容:

  • 一般信息
  • 新功能
  • 已解决的问题
  • 已知的问题

有关安装说明,一般CORE Generator软件已知问题和设计工具要求,请参阅“ IP版本说明指南”

一般信息

以下是从CORE Generator软件生成的:

  • 以太网AVB端点核心网表
  • 示例设计HDL顶级和关联的HDL文件
  • 演示测试台,以演示示例设计
  • 文档目录包含数据表,入门指南和用户指南

新功能

  • ISE 13.1软件支持
  • 更新了RX Splitter功能,还可选择使用以太网VLAN
    用于识别AV流数据的VID值。 Rx滤波控制寄存器可以
    现在设置为过滤出两个独特的VLAN PCP / VID值组合。
    更新软件驱动程序以支持新地址映射。
  • 删除了对pcore生成的支持

已解决的问题

  • 没有

已知的问题

(Xilinx答复40955) LogiCORE IP以太网AVB端点v3.1 – 时序仿真有时会超时

(Xilinx答复40956) LogiCORE IP以太网AVB端点v3.1 – 针对Spartan-3器件时偶尔会出现定时错误

请登录后发表评论

    没有回复内容