MIG Spartan-6 MCB  – 当用户接口时钟和校准时钟具有奇数比时,时钟域交叉时序违规-Xilinx-AMD社区-FPGA CPLD-ChipDebug