Virtex-6 HXT  – 上/下半中心点对于HX255T和HX250T器件不对称-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-6 HXT – 上/下半中心点对于HX255T和HX250T器件不对称

描述

为什么Virtex-6 HX255T下半部分的混合模式时钟管理器(MMCM)无法路由到同样位于器件下半部分的BUFG,例如BUFGCTRL_X0Y8?

Virtex-6 HX255T是一款源自Virtex-6 HX380T的裸片。这意味着HX255采用HX380T设计,但移除器件底部的一些时钟区域以制作更小的器件。

HX380T有九个时钟区域,器件中心位于器件中心下方五个,位于器件中心上方的四个时钟区域。对于HX255T,HX380T设计的底部三个时钟区域被移除,因此现在中心上方有四个时钟区域,中心下方的两个区域。

因为这是器件的不均匀分裂,看起来MMCM位于器件的中心。实际上,MMCM位于上半部分,无法到达器件下半部分的BUFG。

类似地,HX250T源自HX380T,但没有来自器件顶部的三个时钟区域,这导致HX250T在顶部具有一个时钟区域,在底部具有五个时钟区域。

请登录后发表评论

    没有回复内容