Virtex-5 GTP GTX  – 使用TERMINATION_CTRL和TERMINATION_OVRD-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-5 GTP GTX – 使用TERMINATION_CTRL和TERMINATION_OVRD

描述

由于我的PCB设计出错,校准电阻RREF和MGTAVTTRXC都丢失了。有没有办法设置RX终端电阻值?

在配置过程中,接收器终端电阻校准会自动执行一次。所有仿真电源电压必须存在且在Virtex-5 FPGA数据手册中规定的适当容差范围内。 MGTAVTTRXC为RX终端电阻校准电路供电。 RREF是精密电阻,必须靠近FPGA放置并最大限度地减少寄生效应。

如果由于设计错误,电源或电阻器或两者都不存在,可以使用TERMINATION_CTRL和TERMINATION_OVRD属性为每个收发器独立覆盖终端电阻值。此功能仅用于实验目的,不受支持。这样,预期的终止精度为+/- 25%。

请登录后发表评论

    没有回复内容