13.x ChipScope IBERT Spartan-6 GTP  – 修复“ERROR:NgdBuild:770  –  IBUFG’SYSCLOCK_P_IPAD_IBUFG’和BUFG’bg_sysclk25’网络’sysclk25_g’串联排列”和使用SP623 BCS选项时错误的线路速率设置-Xilinx-AMD社区-FPGA CPLD-ChipDebug

13.x ChipScope IBERT Spartan-6 GTP – 修复“ERROR:NgdBuild:770 – IBUFG’SYSCLOCK_P_IPAD_IBUFG’和BUFG’bg_sysclk25’网络’sysclk25_g’串联排列”和使用SP623 BCS选项时错误的线路速率设置

描述

当我生成Spartan-6 FPGA IBERT GTP内核时,会出现以下错误:

“错误:NgdBuild:770 – netv’sysclk25_g’上的IBUFG’SYSCLOCK_P_IPAD_IBUFG’和BUFG’bg_sysclk25’串联排列。相同方向的缓冲区不能串联。”

“ERROR:NgdBuild:924 – 输入焊盘网’sysclk25_g’正在驱动非缓冲原语:块bg_sysclk25上的引脚O,类型为BUFG”

我如何解决这些错误并生成我的核心?

当我使用SP623 BCS选项生成Spartan-6 FPGA IBERT GTP内核时,会导致在分析器工具中正确显示线路速率。仅当为156.25 MHz以外的值选择外部sysclk时才会发生此变化。我该如何解决这个问题?

这是Spartan-6 FPGA IBERT GTP内核中的一个已知问题,将在13.3 ISE Design Suite中修复。适用于ISE Design Suite的13.1和13.2版本的补丁。

要获取必要的修补程序文件以解决此错误,请打开WebCase 。补丁文件包含一个“自述”文件,其中包含有关如何安装和使用补丁文件的说明。

请登录后发表评论

    没有回复内容