XAPP1122  – 可参数化的8b / 10b编码器v1.1  – 设计建议-Xilinx-AMD社区-FPGA CPLD-ChipDebug

XAPP1122 – 可参数化的8b / 10b编码器v1.1 – 设计建议

描述

XAPP1122的设计建议 – 可参数化的8b / 10b编码器v1.1

1.编码器输入DIN,KIN,FORCE_CODE和FORCE_DISP应相互对齐。

2.图4中的双编码器配置说明了将8b / 10b数据路径宽度加倍到16b / 20b的一种方法。在该图中(以及前面的说明中),它建议用户确保数据(DIN)在LSB编码器时钟的有效(上升)沿之前发生变化。

3.应用笔记建议在下降沿使用时钟寄存器来完成此操作。在图中,此建议的寄存器仅针对DIN绘制。但是,由于其他输入与数据相关,因此必须与DIN保持一致。

4.在图4中,如果注册了DIN,建议在编码之前必须在下降沿注册KIN和FORCE_CODE。

请登录后发表评论

    没有回复内容