Virtex-5 FPGA GTP / GTX收发器 – 上电和配置前后的RX阻抗值是多少?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-5 FPGA GTP / GTX收发器 – 上电和配置前后的RX阻抗值是多少?

描述

Virtex-5 FPGA GTP / GTX收发器具有一定的阻抗水平,具体取决于上电之前或之后,以及配置之前或之后。这对某些协议很重要,例如PCI-Express依赖于阻抗来检测接收器。本答复记录讨论了这些不同情况的RX阻抗值。

在诸如PCI-Express之类的协议中,如果在接收器端检测到有效阻抗,则另一端将尝试检测接收器的阻抗并开始链路初始化过程。因此,了解Virtex-5 FPGA GTP / GTX接收器在上电和配置之前和之后的阻抗非常重要。
使用TDR测量这些不同情况的阻抗值。阻抗测量结果如下:

  • RX在无动力状态下处于高阻抗状态。
  • 当接通电源时,但在配置器件之前,RX处于高阻态。
  • 配置完成后,RX的阻抗为50欧姆。
请登录后发表评论

    没有回复内容