10.1i CPLD时序报告 –  HTML报告统计表中忽略了一些失败的路径-Xilinx-AMD社区-FPGA CPLD-ChipDebug

10.1i CPLD时序报告 – HTML报告统计表中忽略了一些失败的路径

描述

10.1i时序报告HTML报告统计表中忽略了一些失败的路径

如果有两个时钟是每个时钟的反转,并且只有一个周期约束应用于源时钟。如果不满足两个时钟域之间的路径,则这些路径将在详细时序报告的“时间约束”的“描述”部分中列出,但在统计表中将被忽略。

要解决此问题,客户应检查“期间约束描述”部分。

请登录后发表评论

    没有回复内容