14.x约束 –  Spartan-6  – 如果UG385封装和引脚信息有误,如何找出相关区域中的I / O-Xilinx-AMD社区-FPGA CPLD-ChipDebug

14.x约束 – Spartan-6 – 如果UG385封装和引脚信息有误,如何找出相关区域中的I / O

描述

如果UG385封装和引脚信息有错误,如何找出相关区域的I / O?

如果BUFIO2用作从常规I / O捕获数据的时钟路径,则必须将BUFIO2(GCLK)和常规I / O放入同一半存储区。为了找出与特定区域相关的I / O,BUFIO2区域信息被添加到UG385中。

Spartan-6 FPGA有八个BUFIO2区域:
TL,TR,RT,RB,BR,BL,LB和LT
BANK0包括TL和TR
BANK1和BANK5包括RT和RB
BANK2包括BR和BL
BANK3和BANK4包括LB和LT
通常,您应该选择放置信号的库,然后选择BUFIO2区域。
例如,
如果您计划将CLOCK信号放入BANK2的BR区域,您可以使用约束来找出BR中用于数据信号的可行IOB:
“Inst clock_name Loc = BR”
“Inst data [1] _name Loc = BR”
“Inst data [2] _name Loc = BR”
….
“Inst data [n] _name Loc = BR”
运行实现后,您可以在PlanAhead或FPGA Editor中获取特定的IOB站点。
请登录后发表评论

    没有回复内容