描述
此答复记录包含LogiCORE IP CPRI核心的发行说明,包括以下内容:
- 新功能
- 器件支持
- 已解决的问题
- 已知的问题
- 以前版本的核心发行说明
有关安装说明,一般CORE Generator工具已知问题和设计工具要求,请参阅“ IP版本说明指南” 。
解
LogiCORE IP CPRI v6.1
更新
核心已针对14.4 / 2012.4版本的设计工具进行了更新。
新功能
ISE设计套件
- ISE 14.4设计工具支持
- 支持在6.144 Mb / s内核中为四字节数据路径添加支持。
Vivado设计套件
- Vivado 2012.4设计工具支持
- 支持在6.144 Mb / s内核中为四字节数据路径添加支持
- 设计的块级别作为Vivado工具的顶级发布
器件支持
ISE设计套件
此版本的核心支持以下器件系列:
支持的线路速率高达3072.0 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 CXT / LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
- Spartan-6器件
- Spartan-6(速度等级-3)LXT
- Virtex-5器件
- Virtex-5 LXT / SXT / TXT / FXT(LX30T或更大)
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
- Artix-7器件
- Artix-7(速度等级-2和更高)
- Zynq器件
- Zynq(速度等级-1 / -2 / -3)
- Virtex-6器件
- Virtex-6(速度等级-2和更高)LXT / SXT / HXT
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
- Zynq器件
- Zynq(速度等级-2 / -3)
支持6144.0 Mb / s的CPRI内核将在-1和-2L高速级Kintex-7,Virtex-7和Zynq-7000器件中使用四字节数据路径。这是为了能够使用这些器件中以超过5Gb / s的速度运行所需的四字节内部收发器和数据通路。所有支持9830.4 Mb / s的内核和在Artix-7器件上实现的内核也使用四字节数据路径。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。联系Xilinx以确保您选择的器件能够正常运行。
Vivado设计套件
此版本的核心支持以下器件系列:
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
- Artix-7器件
- Artix-7(速度等级-2和更高)
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
支持6144.0 Mb / s的CPRI内核将在-1和-2L高速级Kintex-7,Virtex-7和Zynq-7000器件中使用四字节数据路径。这是为了能够使用这些器件中以超过5Gb / s的速度运行所需的四字节内部收发器数据路径。所有支持9830.4 Mb / s的内核和在Artix-7器件上实现的内核也使用四字节数据路径。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。联系Xilinx以确保您选择的器件能够正常运行。
已知的问题
ISE设计套件
以下是此核心在发布时v6.1的已知问题:
- 在Artix-7器件(GTPE2收发器)和Virtex-7器件(GTHE2收发器)上实现的核心需要修改的复位序列。必须在核心收发器包装器文件中实现此重置序列。有关Virtex-7器件,请参阅(Xilinx答复53561) Artix-7器件和(Xilinx答复53779) 。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7 FPGA上以9.8 Gb / s的速度运行。
Vivado设计套件
以下是此核心在发布时v6.1的已知问题:
- 在Artix-7器件(GTPE2收发器)和Virtex-7器件(GTHE2收发器)上实现的核心需要修改的复位序列。必须在核心收发器包装器文件中实现此重置序列。有关Virtex-7器件,请参阅(Xilinx答复53561) Artix-7器件和(Xilinx答复53779) 。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7上以9.8 Gb / s的速度运行。
LogiCORE CPRI v5.2
更新
器件支持部分已针对14.3 / 2012.3版本的软件工具进行了更新。 -1速度级Kintex-7和Virtex-7 FPGA现已添加到需要四字节内部收发器路径的器件列表中,以6144.0 Mb / s运行。
新功能
ISE设计套件
- ISE 14.2设计工具支持
- 为Artix-7和Zynq器件添加了支持
- 速度变化DRP写入和读取现在在7个系列器件的FPGA架构中实现
Vivado设计套件
- 2012.2设计工具支持
- 为Artix-7和Zynq器件添加了支持
- 速度变化DRP写入和读取现在在7个系列器件的FPGA架构中实现
器件支持
ISE设计套件
此版本的核心支持以下器件系列:
支持的线路速率高达3072.0 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 CXT / LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
- Spartan-6器件
- Spartan-6(速度等级-3)LXT
- Virtex-5器件
- Virtex-5 LXT / SXT / TXT / FXT(LX30T或更大)
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
- Artix-7器件
- Artix-7(速度等级-2和更高)
- Zynq器件
- Zynq(速度等级-1 / -2 / -3)
- Virtex-6器件
- Virtex-6(速度等级-2和更高)LXT / SXT / HXT
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
- Zynq器件
- Zynq(速度等级-2 / -3)
支持3072.0 Mb / s,4915.2 Mb / s和6144.0 Mb / s的CPRI内核在Artix-7以外的所有器件中使用双字节内部收发器数据通路。这可能会限制对-1,-2L,-2G和-2LE Virtex-7和Kintex-7器件的支持。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。支持9830.4 Mb / s的内核和在Artix-7器件上实现的内核使用四字节内部收发器数据通路。联系Xilinx以确保您选择的器件能够正常运行。
Vivado设计套件
此版本的核心支持以下器件系列:
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
- Artix-7器件
- Artix-7(速度等级-2和更高)
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
支持3072.0 Mb / s,4915.2 Mb / s和6144.0 Mb / s的CPRI内核在Artix-7以外的所有器件中使用双字节内部收发器数据通路。这可能会限制对-1,-2L,-2G和-2LE Virtex-7和Kintex-7器件的支持。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。支持9830.4 Mb / s的内核和在Artix-7器件上实现的内核使用四字节内部收发器数据通路。联系Xilinx以确保您选择的器件能够正常运行。
已知的问题
ISE设计套件
以下是此核心在发布时v5.2的已知问题:
- LogiCORE IP CPRI v5.2在Virtex-7和Kintex-7器件平台上处于预生产阶段(未经过完全硬件验证)。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7 FPGA上以9.8 Gb / s的速度运行。
- GUI允许使用速度等级-2L在Kintex-7部件上选择高达4.915 Gb / s的线速率。这些速度等级部件的最大线速现在为3.072Gb / s。
Vivado设计套件
以下是此核心在发布时v5.2的已知问题:
- LogiCORE IP CPRI v5.2在Virtex-7和Kintex-7器件平台上处于预生产阶段(未经过完全硬件验证)。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7上以9.8 Gb / s的速度运行。
- GUI允许使用速度等级-2L在Kintex-7部件上选择高达4.915 Gb / s的线速率。这些速度等级部件的最大线速现在为3.072Gb / s。
LogiCORE IP CPRI v5.1
新功能
ISE设计套件
- ISE 14.1设计工具支持
- UTRA-FDD IQ模块扩展到32位数据路径,48个通道扩展到9830.4 Mb / s内核
- 添加了E-UTRA IQ模块支持
- 为ORI接口添加了支持
- 添加了主站和从站之间的动态可切换操作
- 增加了Virtex-7和Kintex-7 PLLE2支持
- Kintex-7 BUFH用于路由恢复的时钟
- 增加了Kintex-7,Virtex-7和Virtex-6器件的参考时钟频率支持
- 支持4915.2 Mb / s内核的GMII接口
- 为GTHE2收发器增加了支持
Vivado设计套件
- 2012.1设计工具支持
器件支持
ISE设计套件
此版本的核心支持以下器件系列。
支持的线路速率高达3072.0 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 CXT / LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
- Spartan-6器件
- Spartan-6(速度等级-3)LXT
- Virtex-5器件
- 的Virtex-5LXT / SXT / TXT / FXT
- (LX30T或更大)
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
- Virtex-6器件
- Virtex-6 LXT / SXT / HXT
- Virtex-6低功耗(-1L)LXT / SXT
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
- Virtex-6器件
- Virtex-6(速度等级-2和更高)LXT / SXT / HXT
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
支持3072.0 Mb / s,4915.2 Mb / s和6144.0 Mb / s的CPRI内核使用双字节内部收发器数据通路。这可能会限制对-1,-2L,-2G和-2LE Virtex-7和Kintex-7器件的支持。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。支持9830.4 Mb / s的内核使用4字节内部收发器数据通路。联系Xilinx以确保您选择的器件能够正常运行。
Vivado设计套件
此版本的核心支持以下器件系列。
支持的线路速率高达4915.2 Mb / s:
- 所有7系列器件
支持的线路速率高达6144.0 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-1 / -2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-1 / -2 / -3)
- 引线键合封装不支持
支持的线路速率高达9830.4 Mb / s:
- Virtex-7器件
- Virtex-7(速度等级-2 / -3)
- Kintex-7器件
- Kintex-7(速度等级-2 / -3)
- 引线键合封装不支持
支持3072.0 Mb / s,4915.2 Mb / s和6144.0 Mb / s的CPRI内核使用双字节内部收发器数据通路。这可能会限制对-1,-2L,-2G和-2LE Virtex-7和Kintex-7器件的支持。有关更多信息,请参见Virtex-7和Kintex-7 FPGA数据手册。支持9830.4 Mb / s的内核使用四字节内部收发器数据通路。联系Xilinx以确保您选择的器件能够运行
已解决的问题
ISE设计套件
- 需要从32增加UTRA-FDD IQ模块通道
由于CPRI 4.1对于7系列的线路速率为9830.4 Mb / s,因此应该适当增加所支持的信道数量
CR 589637 - 现在,4915.2 Mb / s内核支持GMII接口选项
CR 591304 - 具有状态信号的外部端口
修改核心以显示状态信号L1 reset,SDI,RAI,LOS,LOF。而不是通过管理界面访问它们
CR 594185 - CPRI v4.1中的10G GTXE2_COMMON和RXOUT_DIV设置不正确
在CPRI内核版本4.1中,QPLL_FBDIV设置为64,CPRI内核中的PicoBlaze处理器将RXOUT_DIV设置为2.这是不正确的,因为QPLL_FBDIV应为32且RXOUT_DIV应为1。
CR 628844和AR 45939 - 要求为CPRI 5G支持122.88 MHz的Ref Clk
当前的CPRI IP Core v 4.1不支持CPRI 5G(4.915 Gb / s)的122.88 MHz参考时钟。请求我们添加对此频率的支持。
CR 630085 - 增强请求为CPRI提供组合的主/从核心
客户希望能够在上电后在主CPRI核心和从属CPRI核心之间进行切换。目前,CORE Generator工具在构建时仅提供Master或Slave选项。
CR 630543正确。
已知的问题
ISE设计套件
以下是此核心在发布时v5.1的已知问题:
- LogiCORE IP CPRI v5.1在Virtex-7和Kintex-7器件平台上处于预生产阶段(未经过完全硬件验证)。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7 FPGA上以9.8 Gb / s的速度运行。
Vivado设计套件
以下是此核心在发布时v5.1的已知问题:
- LogiCORE IP CPRI v5.1在Virtex-7和Kintex-7器件平台上处于预生产阶段(未经过完全硬件验证)。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7上以9.8 Gb / s的速度运行。
LogiCORE IP CPRI v4.1 Rev 1
(Xilinx答复45939) – 一个REV1补丁更新,可在Virtex-7和Kintex-7器件的一般工程样品上以高达9.830 Gb / s的速度运行CPRI内核。
新功能
- 支持Kintex-7和Virtex-7通用ES
器件支持
- 支持的线路速率高达3072.0 Mb / s:
- Virtex-5 LXT器件系列,XC5VLX30T及更大型,速度等级为-1或更高
- Virtex-5 SXT器件系列,XC5VSX35T及更大型,速度等级为-1或更高
- Virtex-5 FXT器件系列,XC5VFX30T及更大型,速度等级为-1或更高
- Virtex-5 TXT器件系列,其speedgrade为-1或更高
- Virtex-6 LXT,SXT和CXT器件系列,升级速度为-1 / -1L或更高
- 速度等级为-3或更高的Spartan-6 LXT器件系列
- Virtex-7器件系列的speedgrade为-1或更高
- Kintex-7器件系列,其speedgrade为-1或更高
- 支持的线路速率高达4915.2 Mb / s:
- Virtex-6 LXT和SXT器件系列,speedgrade为-1
- Virtex-7和Kintex-7器件系列,非FFG型封装的speedgrade为-1
- 支持的线路速率高达6144.0 Mb / s:
- Virtex-6 LXT和SXT器件系列,speedgrade为-2或更高
- Virtex-7和Kintex-7器件系列,FFG型封装的speedgrade为-1或更高
- Virtex-7和Kintex-7器件系列,非FFG型封装的speedgrade为-2或更高
- 支持的线路速率高达9830.4 Mb / s:
- Virtex-7和Kintex-7器件系列,FFG型封装的速度等级为-2或更高
已解决的问题
(Xilinx答复44010) – GTXE2_COMMON使用模型更改
已知的问题
- LogiCORE IP CPRI v4.1在Virtex-7和Kintex-7 FPGA平台上处于预生产阶段(未经过完全硬件验证)。
- 使用XFI电气规范或使用SFI电气规范的SFP +光模块直接连接到XFP,支持在Virtex-7和Kintex-7器件上以9.8 Gb / s的速度运行。
- (Xilinx答复39430) Virtex-6 GTX收发器 – 延迟对准器勘误和解决方案
7系列已知问题
(Xilinx答复44011) – IBUFDS_GTE2使用模型更改
(Xilinx答复44012) – TXOUTCLK和RXOUTCLK端口限制
(Xilinx答复44215) – 应该启用收发器发送和接收弹性缓冲器吗?
LogiCORE IP CPRI v4.1
新功能
- ISE 13.1设计工具支持
- 为CPRI规范4.2版添加了支持
- 为Virtex-7和Kintex-7器件系列增加了支持
- 支持增加9.830 Gb / s线路速率
- 添加了AXI4-Lite管理界面选项
- 示例设计扩展了数据生成器和监视器
- 在CDC FIFO中添加额外的延迟周期以改善时序性能
器件支持
- 支持的线路速率高达3072.0 Mb / s:
- Virtex-5 LXT器件系列,XC5VLX30T及更大型,速度等级为-1或更高
- Virtex-5 SXT器件系列,XC5VSX35T及更大型,速度等级为-1或更高
- Virtex-5 FXT器件系列,XC5VFX30T及更大型,速度等级为-1或更高
- Virtex-5 TXT器件系列,其speedgrade为-1或更高
- Virtex-6 LXT,SXT和CXT器件系列,升级速度为-1 / -1L或更高
- 速度等级为-3或更高的Spartan-6 LXT器件系列
- Virtex-7器件系列的speedgrade为-1或更高
- Kintex-7器件系列,其speedgrade为-1或更高
- 支持的线路速率高达4915.2 Mb / s:
- Virtex-6 LXT和SXT器件系列,speedgrade为-1
- Virtex-7和Kintex-7器件系列,非FFG型封装的speedgrade为-1
- 支持的线路速率高达6144.0 Mb / s:
- Virtex-6 LXT和SXT器件系列的speedgrade为-2或更高
- Virtex-7和Kintex-7器件系列,FFG型封装的speedgrade为-1或更高
- Virtex-7和Kintex-7器件系列,非FFG型封装的speedgrade为-2或更高
- 支持的线路速率高达9830.4 Mb / s:
- Virtex-7和Kintex-7器件系列,FFG型封装的速度等级为-2或更高
已解决的问题
- CR565276 – CPRI v3.1-无约束路径
- CR570274 – 在docs和ucf中对recclk的约束不清楚
- CR573232 – Coregen CPRI – BRAM FF不能低于6G
- CR578391 – Coregen CPRI – 添加有关粗略计时器及其如何更改为用户指南和测试平台的信息
- CR582127 – Coregen CPRI – UG447和图6-14未显示基本帧首次改变字后的数据
- CR589566 – 禁用Virtex-6器件中的延迟对齐器
已知的问题
(Xilinx答复40946) – 支持双核IP配置的最小Spartan-6器件是什么?
(Xilinx答复42626) – 将在ISE Design Suite 13.2中发布的GTXE2_Common包装器中的端口更改
(Xilinx答复42819) – 在CORE Generator软件中,IP是否可以针对Virtex-7 XT器件系列?
(Xilinx答复42820) – “错误:Bitgen:342 – 此设计包含的引脚不受限制(LOC)到特定位置或具有未定义的I / O标准(IOSTANDARD)”?
(Xilinx答复43764) – 在哪里可以找到基于EDK的CPRI或CPRI多跳参考设计?
(Xilinx答复39430) – Virtex-6 FPGA GTX收发器 – 延迟对准器勘误和解决方法
7系列已知问题
(Xilinx答复44010) – GTXE2_COMMON使用模型更改
(Xilinx答复44011) – IBUFDS_GTE2使用模型更改
(Xilinx答复44012) – TXOUTCLK和RXOUTCLK端口限制
(Xilinx答复44215) – 应该启用收发器发送和接收弹性缓冲器吗?
LogiCORE IP CPRI v3.2新功能
- ISE 12.2设计工具支持
- 支持在-1速度级Virtex-6器件上支持4.915 Gb / s
已解决的问题
- 没有
已知的问题
LogiCORE IP CPRI v3.2在Virtex-6和Spartan-6FPGA平台上处于预生产阶段(未经过完全硬件验证)。
(Xilinx答复43764) – 在哪里可以找到基于EDK的CPRI或CPRI多跳参考设计?
(Xilinx答复37455) – 为什么TXRESETDONE永远不会被断言,为什么核心无法与Virtex-6 FPGA中的stat_code = 0010同步或陷入困境?
(Xilinx答复39992) – GTX收发器:延迟对齐勘误和解决方法
(Xilinx答复40541) – 如何通过Spartan-6 PK Block RAM影响IP?
(Xilinx答复40946) – 支持双核IP配置的最小Spartan-6器件是什么?
(Xilinx答复43764) – 在哪里可以找到基于EDK的CPRI或CPRI多跳参考设计?
没有回复内容