Virtex-6系统监视器 – 最大DCLK频率降至80 MHz-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Virtex-6系统监视器 – 最大DCLK频率降至80 MHz

描述

DCLK的初始规格为250 MHz。这已经下调到80 MHz。

系统监视器的最大转换速率仍为200 ksPs,因为ADCCLK仍为5.2 MHz。

ADCCLK = DCLK / DCLK Divisior(DCLK除数在Config Reg#2中设置)。

违反最大DCLK为80 MHz的影响是它可能导致系统监视器逻辑中的竞争条件,从而导致读数错误。问题仅发生在55°C和80°C之间。

请登录后发表评论

    没有回复内容