Spartan-6-IBIS  – 为什么Spartan-6 IBIS模型不包含LVPECL模型?-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Spartan-6-IBIS – 为什么Spartan-6 IBIS模型不包含LVPECL模型?

描述

如果使用LVPECL输入的设计通过IBISWriter运行,您可能会看到以下警告消息:

“警告:无法找到后处理器 – 用于I / O端口vcoClkIn_hi(引脚H4)的IBIS模型LVPECL_33_LR_25。此信号将在输出文件中列为无连接(NC)。”

“警告:无法找到后处理器 – 用于I / O端口vcoClkIn_lo(引脚H3)的IBIS模型LVPECL_33_LR_25。此信号将在输出文件中列为无连接(NC)。”

Spartan-6 IBIS模型不支持LVPECL IOSTANDARD。建议的解决方法是使用Spartan-6 Hspice模型进行仿真。

请登录后发表评论

    没有回复内容