Spartan-6 IBIS模型 – 没有“左/右”LVDS输入模型可用-Xilinx-AMD社区-FPGA CPLD-ChipDebug

Spartan-6 IBIS模型 – 没有“左/右”LVDS输入模型可用

描述

Spartan-6 IBIS文件不包含器件“左/右”侧的LVDS输入模型。这会导致IBMWriter发出以下警告:

“警告:后处理器 – 无法找到I / O端口<引脚名称>(引脚<引脚号>)的IBIS型号LVDS_33_LR_33。此信号将在输出文件中列为无连接(NC)。”

原因是器件的“左/右”区域不支持LVDS输出。
这就是为什么IBIS文件中没有这些标准的数据,但左/右区域支持LVDS输入。

要解决此问题,请改用“顶部/底部”模型。这些模型使用相同的输入结构,并具有非常相似的芯片电容。

请登录后发表评论

    没有回复内容