Virtex-7 FPGA VC709连接功能套件 – 接口测试设计-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-7 FPGA VC709连接功能套件 – 接口测试设计

描述

我正在尝试在Virtex-7 FPGA VC709连接套件上运行接口。

可以运行哪些测试来确保接口正常工作?

下面引用的Virtex-7 FPGA VC709连接功能组件文档和示例设计可在VC709支持页面上找到。

特征 测试设计 笔记
– 配置界面 –
配置模式开关 VC709用户指南(UG887) 表1-2包含有效设置。假设配置源已正确编程,则可以测试模式引脚
配置USB JTAG端口 VC709 BIST(XTP232) 请参见“使用BIST设计编程VC709”部分
配置BPI Flash VC709 BIST(XTP232)
– 电路板功能接口 –
板DDR3 SODIMM(2) VC709 BIST(XTP232) 还在VC709 MIG示例设计中进行了测试
板PCIe边缘连接器 VC709 PCIe示例设计(XTP237)
板SFP连接器 VC709 GTH IBERT实例设计(XTP234) 需要Molex 74765-0904
板振荡器(200 MHz,差分) VC709 BIST(XTP232) 默认BIST示例使用套接字时钟
板USB串行UART VC709 BIST(XTP232)
电路板电源监控接口(TI PMBus) (Xilinx答复37561) 需要TI USB接口适配器EVM;看(Xilinx答复54022)
板I2C接口 VC709 BIST(XTP232)
板FMC-HPC连接器 XM105用户指南(UG537) 第29页。这是XM105 Mezzanine调试卡的用户指南。
此卡具有DS5,DS6和DS7,表示电路板具有良好的电源。调试策略将根据使用的特定夹层卡而有所不同
– 收发器接口 –
收发器RefCLK(差分) VC709 GTH IBERT实例设计(XTP234) 这是IBERT示例设计,可以修改为使用SMA RefCLK
收发器SMA连接器(差分) VC709 GTH IBERT实例设计(XTP234)
– 用户指定的接口 –
用户CLK插座连接器(单端) VC709 BIST(XTP232) BIST中的所有设计都使用套接字时钟源
用户SMA CLK连接器(差分) 没有 这些是完全由用户驱动的I / O.一个好的测试是环回或监视范围上的差分I / O.
用户SMA连接器(差分) 没有 这些是完全由用户驱动的I / O.
用户LED VC709 BIST(XTP232)
用户DIP开关 VC709 BIST(XTP232)
用户按钮 VC709 BIST(XTP232)
请登录后发表评论

    没有回复内容