Kintex-7 FPGA连接功能套件TRD  –  10G PCS-PMA内核修改-Altera-Intel社区-FPGA CPLD-ChipDebug

Kintex-7 FPGA连接功能套件TRD – 10G PCS-PMA内核修改

描述

10G PCS-PMA内核已经过定制修改,可用于Kintex-7 FPGA连接功能套件TRD。

对Kintex-7 FPGA连接功能套件TRD中使用的10G PCS-PMA内核的修改包括:

– 为了使用IP的两个实例,分别生成两个GT共享四边形而不共享四边形的GT包装器

– 对于FMC提供的312.5 MHz时钟,参数QPLL_REFCLK_DIV在文件中更改为2:
‘ip_cores / xphy_gt_wrapper / gtwizard_10gbaser_same_quad.v’和
‘ip_cores / xphy_gt_wrapper / gtwizard_10gbaser_diff_quad.v’

– MMCM用于为XGEMAC导出156.25 MHz

– 除了(Xilinx答复45360)建议的更改外,还更新了以下属性:
RX_CLKMUX_PD = 1(xphy_gt_wrapper / gtwizard _ * _ quad_gt.v)
TX_CLKMUX_PD = 1(xphy_gt_wrapper / gtwizard _ * _ quad_gt.v)

请登录后发表评论

    没有回复内容