描述
此答复记录包含LogiCORE IP 3GPP LTE Turbo编码器核心的发行说明和已知问题,包括以下内容:
- 一般信息
- 已知和已解决的问题
- 修订记录
本发行说明和已知问题答复记录适用于Vivado 2013.1和更新工具中生成的核心。
有关过去的已知问题日志和ISE支持信息,请参阅XTP025 – IP版本说明指南 。
LogiCORE IP 3GPP LTE Turbo编码器核心IP页面:
http://www.xilinx.com/content/xilinx/en/products/intellectual-property/do-di-tccenc-lte.html
解
一般信息
支持的器件可在以下三个位置找到:
- LogiCORE IP 3GPP LTE Turbo编码器核心产品指南
- LogiCORE IP 3GPP LTE Turbo编码器核心IP页面
- 打开Vivado软件 – > IP目录,右键单击IP并选择“兼容系列”
有关所有版本的新功能和添加的器件支持的列表,请参阅Vivado设计工具中的核心可用的更改日志文件。
版本表
此表将核心版本与包含它的第一个Vivado设计工具发行版本相关联。
核心版本 | Vivado工具版 |
---|---|
V4.0 | 2013.1 |
一般指导
下表提供了使用LogiCORE IP 3GPP LTE Turbo编码器内核时的一般指导的答案记录。
答案记录 | 标题 |
---|---|
N / A | N / A |
已知和已解决的问题
下表提供了LogiCORE IP 3GPP LTE Turbo编码器内核的已知问题,从最初在Vivado 2013.1中发布的v4.0开始。
注意: “找到的版本”列列出了首次发现问题的版本。问题可能也存在于早期版本中,但尚未执行特定测试来验证早期版本。
答案记录 | 标题 | 找到版本 | 版本已解决 |
---|---|---|---|
(Xilinx答复53465) | 2012.4 Vivado仿真器 – 为什么我的DSP数字通信核心无法仿真错误错误: 找不到设计作品<核心名称>? |
V3.2 | V4.0 |
修订记录:
04/03/2013 – 初始版本
没有回复内容