LogiCORE IP三态以太网MAC v4.6  –  ISE 14.1软件的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE IP三态以太网MAC v4.6 – ISE 14.1软件的发行说明和已知问题

描述

此答复记录包含ISE 14.1设计工具中发布的LogiCORE IP三态以太网MAC v4.6内核的发行说明,其中包括以下内容:

  • 新功能
  • 支持的器件
  • 已解决的问题
  • 已知的问题

有关安装说明,一般CORE Generator软件已知问题和设计工具要求,请参阅“ IP版本说明指南”
http://www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

新功能

  • ISE 14.1设计工具支持

支持的器件

  • Virtex-6 XC CXT / LXT / SXT / HXT
  • Virtex-6 XQ LXT / SXT
  • Virtex-6低功耗XC LXT / SXT
  • Spartan-6 XC LX / LXT
  • Spartan-6 XQ LX / LXT
  • Virtex-5 XC LX / LXT / SXT / TXT / FXT
  • Virtex-5 XQ LX / LXT / SXT / FXT
  • Virtex-4 XC LX / SX / FX
  • Spartan-3 XC
  • Spartan-3A XC 3AN / 3A DSP
  • Spartan-3E XC

已解决的问题

  • 没有

v4.6rev1中已解决的已知问题

  • (Xilinx答复52076) LogiCORE IP三态以太网MAC v4.6 – Runt帧可能被错误地连接或标记为良好
  • (Xilinx答复52140) LogiCORE IP三态以太网MAC v4.6 – 当以1Gb / s的半双工模式发送时,发送器可能会锁定
  • (Xilinx答复54785) LogiCORE IP三态以太网MAC v5.5及更早版本 – 当使用半双工支持生成内核时,IFG调整小于9的值将导致TX IFG为12

v4.6rev2中已解决的已知问题

  • (Xilinx答复53139) – LogiCORE IP三态以太网MAC v4.6 – 多个暂停帧请求可能导致输出损坏的暂停量子

v4.6 rev2中的已知问题

  • (Xilinx答复35336) LogiCORE IP三态以太网MAC – 针对Spartan-6 FPGA时满足GMII设置和保持时间
  • (Xilinx答复40028) LogiCORE IP三态以太网MAC和Virtex-6 FPGA嵌入式三态以太网MAC Wrapper v2.1及更高版本 – 在针对Virtex-6 FPGA时满足GMII和RGMII设置和保持时间

下载Rev2更新

要获得Rev2更新以解决上述问题,请将此AR底部的附加补丁应用于Xilinx ISE 14.x软件安装

通过将“.zip”存档的内容解压缩到Xilinx ISE 14.x软件安装的根目录来安装补丁。选择允许提取程序覆盖所有现有文件并维护存档中预定义的目录结构的选项。安装补丁后,在14.x CORE Generator工具中重新生成LogiCORE IP三态以太网MAC v4.6内核。有关查找Xilinx安装和使用环境变量的更多信息,请参阅(Xilinx答复11630)

注意:如果您没有Xilinx安装目录的写入权限,则可能需要系统管理员权限才能安装修补程序。

附件

相关附件

名称 文件大小 文件类型
ar52076_tri_mode_eth_mac_v4_6_rev1.zip 49 KB 压缩
ar53139_tri_mode_eth_mac_v4_6_rev2.zip 56 KB 压缩
请登录后发表评论

    没有回复内容