Virtex-7 690T(初始ES)CES9937  – 已知问题主答复记录-Altera-Intel社区-FPGA CPLD-ChipDebug

Virtex-7 690T(初始ES)CES9937 – 已知问题主答复记录

描述

此答复记录突出了与软件和IP相关的Virtex-7 XC7V690T(初始ES)CES9937器件的重要要求和已知问题。可能存在其他硅限制,因此请参考器件附带的勘误表。

软件要求

  • 使用Virtex-7 XC7V690T(初始ES)CES9937器件时,需要在Xilinx下载中心提供的Vivado 2012.1 / ISE 14.1或更高版本的设计工具。
    • 有关附加信息,请参阅器件附带的erratta
    • 除Vivado 2012.4 / ISE 14.4外,不支持Virtex-7 XC7V690T(初始ES)CES9937器件

软件已知问题

一般软件已知问题

IP要求

所有7系列IP内核在CORE Generator“状态”字段中列为预生产。在IES FPGA器件上支持预生产内核取决于Xilinx硬件验证,该验证在整个ES期间都在进行。经过硬件验证的IP仍然会随着验证和表征工作的继续而变化。有关最新信息,请参阅下面的IP已知问题答案记录。

IP已知问题

  • 用于PCI Express的7系列Gen3集成模块
    • Gen3 PCI Express核心支持的版本是v1.1及更高版本
    • (Xilinx答复47441)用于PCI Express的Virtex-7 FPGA Gen3集成模块 – 所有版本的发行说明和已知问题
  • 用于PCI Express的7系列集成模块(Gen2和Gen1)
    • Gen 2/1 PCI Express核心支持的版本是v1.4及更高版本
    • (Xilinx答复40469)用于PCI Express的7系列集成模块 – 适用于所有版本的发行说明和已知问题
  • MIG 7系列 – DDR3 SDRAM,DDR2 SDRAM,QDR II,RLDRAM II,RLDRAM III
    • MIG核心支持的版本是1.5并且很晚
    • (Xilinx答复45195) MIG 7系列 – 所有版本的发行说明和已知问题
  • ChipScope Pro / Vivado Logic Debug
    • (Xilinx答复47769) 14.x ChipScope Pro和2012.x Vivado调试 – 14.x ChipScope Pro和2012.x Vivado调试工具的已知问题
  • ChipScope IBERT / Vivado串行IO调试
    • 从下拉列表中选择IES
    • (Xilinx答复47769) 14.x ChipScope Pro和2012.x Vivado调试 – 14.x ChipScope Pro和2012.x Vivado调试工具的已知问题
  • GTH收发器

    • GTH向导支持的版本是v2.1和v2.2
    • (Xilinx答复46048) 7系列FPGA收发器向导 – 不同的Wizard或ISE / Vivado工具版本支持哪些芯片修订?
    • (Xilinx答复47128) Virtex-7 FPGA GTH收发器的设计咨询 – 初始工程样品(ES)芯片的属性更新和使用模式

修订记录

03/13/2013 – 仅限IES的更新。将GES信息移至(Xilinx答复54906)
10/05/2012 – GES的更新
05/02/2012 – 初始版本

请登录后发表评论

    没有回复内容