软错误缓解控制器 – 使用pblock约束时Vivado放置错误-Altera-Intel社区-FPGA CPLD-ChipDebug

软错误缓解控制器 – 使用pblock约束时Vivado放置错误

描述

找到版本: v3.2
版本已解决: 4.0 rev2 – 所有pblock大小都增加了,因此所有设计都符合默认约束。

其他已知问题:请参阅(Xilinx答复44541)

在提供的“.xdc”文件中使用pblock约束时,可能会导致布局错误。错误如下:

错误:[放置30-464]无法遵守将实例打包到由pblock约束定义的一组切片中。请分析您的设计,以确定是否可以调整pblock的大小,或者可以减少LUT,FF和/或控制集的数量。 
错误:[放置30-487]无法遵守将实例打包到由pblock约束定义的一组切片中。请分析您的设计,以确定是否可以调整pblock的大小,或者可以减少LUT,FF和/或控制集的数量。
错误:[放置30-94]放置DRC:此设计需要比PBlock'SEM_CONTROLLER'中更多的Slice LUT单元。这种设计需要1219种这样的细胞类型,但在PBlock的“SEM_CONTROLLER”中只有1200种兼容的位点。请分析您的综合结果和约束

可以通过增加约束文件中定义的pblock的大小来解决此问题。有关更多详细信息,请参阅(Xilinx答复58045)

注意: “找到版本”是指首次发现问题的版本。问题可能也存在于早期版本中,但尚未执行特定测试来验证早期版本。

修订记录
06/17/2013 – 更新为包含Vivado 2013.2工具
07/25/2012 – 更新为包括Vivado 2012.2工具
05/08/2012 – 初始版本

请登录后发表评论

    没有回复内容