描述
此答复记录列出了Virtex-7 FPGA VC707评估套件的所有已知问题。
解
要识别VC707上的硅,请参阅(Xilinx答复37579) 。
要开始调试VC707上可疑的硬件问题,请参阅(Xilinx答复51233) Virtex-7 FPGA VC707评估套件 – 电路板调试清单。
要查看与VC707相关的设计咨询,请参阅(Xilinx答复53962) Virtex-7 FPGA VC707评估套件的设计咨询主答复记录。
VC707电路板调试核对表和VC707设计咨询主答复记录是(Xilinx答复43745) Xilinx电路板和套件解决方案中心的一部分,可用于解决与Xilinx电路板和套件相关的所有问题。
电路板/套件相关问题
(Xilinx答复37579) | 我的Xilinx评估套件上有哪些器件?是工程样品(ES)还是生产硅? |
(Xilinx答复45380) | 开发板 – Xilinx PCIe板型TI电源系统散热 |
(Xilinx答复43514) | 开发板 – 板载器件与Schematic不匹配 |
(Xilinx答复50596) | Xilinx评估套件,PCIe卡 – PC测试环境的CE要求 |
(Xilinx答复50804) | VC707 – FMC2头上的HB总线信号 |
(Xilinx答复53870) | Virtex-7 FPGA VC707评估套件 – 包装盒中不再提供USB驱动器 |
(Xilinx答复54022) | 如何从德州仪器订购TI USB接口适配器EVM? |
(Xilinx答复55805) | Xilinx评估套件 – 连接TI USB接口EVM后,电路板将无法运行 |
(Xilinx答复56811) | Xilinx评估套件 – 如何将电路板上的TI电源控制器重新编程为出厂默认值? |
(Xilinx答复59752) | Virtex-7 FPGA VC707评估套件 – PCB版本差异 |
(Xilinx答复61849) | 6系列和7系列Xilinx评估套件 – 已知问题和发行说明德州仪器电源解决方案的主答复记录 |
(Xilinx答复66509) | 7系列和UltraScale套件 – 与ADI AD9625-2.5EBZ FMC卡的交互 |
(Xilinx答复67507) | Xilinx开发板与套件 – 电源信息 |
文档相关问题
答案记录 | 标题 | 找到版本 | 版本已解决 |
---|---|---|---|
(Xilinx答复47347) | Virtex-7 FPGA VC707评估套件 – MGTVCCAUX电压澄清 | V1.0 | V1.1 |
(Xilinx答复50601) | Virtex-7 FPGA VC707评估套件 – UG885(v1.0) – 表1-1 J37 FMC连接器描述不正确 | V1.0 | V1.1 |
(Xilinx答复46963) | Virtex-7 FPGA VC707评估套件 – PCIe设计创建PDF(XTP144)不正确的emcclk LOC约束 | ISE 13.4 | ISE 13.4 |
(Xilinx答复50110) | Virtex-7 FPGA VC707 – 用于USER_CLOCK差分对的主UCF(1.0版)I / O标准 | rev 1.0 | rev 2.0 |
(Xilinx答复51139) | VC707 UG885(v1.0) – FPGA到LCD接头连接 | V1.0 | V1.1 |
(Xilinx答复52084) | 用于Virtex-7 FPGA用户指南(UG885)的VC707评估板 – SFP +模块连接 | V1.1 | V1.2 |
(Xilinx答复52944) | UG885(v1.1) – 用于Virtex-7 FPGA用户指南的VC707评估板 – 两次为FMC连接器列出的HA对 | V1.1 | V1.2 |
(Xilinx答复54085) | Virtex-7 FPGA VC707评估套件 – UG885(v1.1) – 表1-26方向按钮开关 | V1.1 | V1.2 |
(Xilinx答复54086) | Virtex-7 FPGA VC707评估套件 – UG885(v1.1) – 表1-11 GTX接口连接不正确 | V1.1 | V1.2 |
(Xilinx答复54209) | Virtex-7 FPGA VC707评估套件 – UG885(v1.2) – 线性BPI闪存配置的EMCCLK设置不正确 | V1.2 | V1.3 |
(Xilinx答复58481) | Virtex-7 FPGA VC707评估套件 – MGTVCCAUX在该电路板上的价值是什么? | rev 1.0 | UG885有修正 rev 1.0 =永远不会修复 |
(Xilinx答复58658) | Virtex-7 FPGA VC707评估套件 – UG885(v1.3),表1-27具有错误的FMC1 HPC连接 | V1.3 | V1.4 |
(Xilinx答复58912) | 电路板和套件 – 在xilinx.com上阻止了电路板文件 | ||
(Xilinx答复59548) | Virtex-7 FPGA VC707评估套件 – UG885(v1.3) – 表1-27 FMC1_HPC_HA23_P / _N FPGA引脚不正确 | V1.3 | V1.4 |
(Xilinx答复63569) | UG885(v1.5)用于Virtex-7 FPGA的VC707评估板用户指南 – USER_CLK_SDL / SCL I2C地址 | V1.5 | V1.6 |
(Xilinx答复66235) | Virtex-7 FPGA VC707评估套件 – UG885(v1.6.1) – 表1-28 FMC HPC连接引脚排列不正确 | V1.6.1 | V1.7 |
(Xilinx答复66686) | Virtex-7 FPGA VC707评估套件 – UG885(v1.6.1。) – FPGA U1的GTX接口连接 | V1.6.1 | V1.7 |
(Xilinx答复67572) | Virtex-7 FPGA VC707评估套件 – UG885(v1.7) – 表1-5 U1引脚的Flash地址不正确 | V1.7 | V1.7.1 |
PCI Express / IP相关问题
(Xilinx答复40469) | 适用于PCI Express的7系列集成模块 – 适用于Vivado 2012.4和ISE 14.7的所有版本的发行说明和已知问题 |
(Xilinx答复54643) | 适用于PCI Express的7系列集成模块 – 适用于Vivado 2013.1和更新工具版本的发行说明和已知问题 |
(Xilinx答复59167) | MIG 7系列DDR3的设计咨询 – DIMM接口的数据速率规范更改和组件接口的数据速率建议 |
设计工具相关问题
(Xilinx答复40905) | 7系列 – 与7系列FPGA相关的ISE 13.x软件已知问题 |
(Xilinx答复44191) | 13.3 Kintex-7 / Virtex-7,ChipScope IBERT – 使用KC705或VC707板配置设置文件导致实现错误 |
(Xilinx答复45648) | 13.1,13.2,13.3,13.4,Virtex-7 / Kintex-7 – 在GTX中使用KC705或VC707“板配置设置”IBERT对系统时钟使用不正确的I / O标准 |
(Xilinx答复46253) | ChipScope IBERT,Virtex-6,Kintex-7,Virtex-7 – 12 MHz电缆速度不适用于IBERT |
(Xilinx答复47816) | 7系列 – ISE 14.x / Vivado 2012.2设计套件与7系列FPGA相关的已知问题 |
(Xilinx答复50886) | 14.2速度文件 – 7系列GES器件的战术补丁 |
(Xilinx答复50906) | 生产设计咨询Kintex-7 325T,410T,420T和Virtex-7 485XT – GES和生产器件之间的比特流兼容性要求 |
(Xilinx答复52368) | 14.3 / 2012.3速度文件 – 7系列GES-2器件的战术补丁 |
(Xilinx答复55931) | Xilinx评估套件 – Xilinx评估套件附带哪种类型的许可证? |
没有回复内容