Spartan-6 FPGA SP623特性套件 – 接口测试设计-Altera-Intel社区-FPGA CPLD-ChipDebug

Spartan-6 FPGA SP623特性套件 – 接口测试设计

描述

我试图在我的Spartan-6 FPGA SP623表征套件上运行接口。

可以运行哪些测试来确保接口正常工作?

下面引用的Spartan-6 FPGA SP623表征套件文档和参考设计可在SP623支持页面上找到。

特征 测试设计 笔记
SP623
配置接口
配置ADDRESS引脚 SP623用户指南(UG751) 第16页.RDF0098(0 – IBERT GTP双路101和123,1 – IBERT GTP双路245和267,2 – Hello,World!UART,3 – GPIO DIP开关,4 – GPIO LED)
有关更多详细信息,请参阅RDF0098 Readme.txt
配置系统ACE SP623用户指南(UG751) 第16页.RDF0098(0 – IBERT GTP双路101和123,1 – IBERT GTP双路245和267,2 – Hello,World!UART,3 – GPIO DIP开关,4 – GPIO LED)
有关更多详细信息,请参阅RDF0098 Readme.txt
配置JTAG接口 SP623入门指南(UG752) JTAG用于ChipScope Pro,“设置ChipScope Pro分析工具”部分
电路板功能接口
板I2C接口 SP623入门指南(UG752) IBERT演示可以使用I2C来控制SuperClock-2模块
板USB串行UART SP623用户指南(UG751) 第16页.RDF0098 – 设计2,有关详细信息,请参阅RDF0098 Readme.txt
电路板电源监控接口(TI PMBus) (Xilinx答复37561) 写于ML605但也适用于SP605;需要TI USB EVM适配器;请参阅(Xilinx答复54022)
板CLK振荡器(200 MHz,差分) SP623用户指南(UG751) 所有GPIO示例设计都将其用作CLK
Board SuperClock-2模块 SP623入门指南(UG752) IBERT演示可以使用SuperClock-2作为其时钟源
板FMC-HPC连接器 XM105用户指南(UG537) 第29页。这是XM105夹层调试卡的用户指南。
此卡具有DS5,DS6和DS7,表示电路板具有良好的电源。
调试策略将根据使用的特定夹层卡而有所不同。
收发器接口
收发器GTP RefCLK(差分) SP623入门指南(UG752) 第9页,运行IBERT演示
收发器GTP收发器SMA连接器(差分) SP623入门指南(UG752) 第9页,运行IBERT演示
用户指定的接口
用户LED SP623用户指南(UG751) 第16页.RDF0098 – 设计4,有关详细信息,请参阅RDF0098 Readme.txt
用户DIP开关 SP623用户指南(UG751) 第16页.RDF0098 – 设计3,有关详细信息,请参阅RDF0098 Readme.txt
用户PushButtons 没有 修改其中一个示例设计以接受按钮并照亮LED
板GPIO标题 没有 这些是完全由用户驱动的I / O.跳线分流器可能可以在标头上进行环回来测试它们
用户SMA连接器(差分) 没有 这些是完全由用户驱动的I / O.一个好的测试是环回或监视范围上的差分I / O.
用户SMA CLK连接器(差分) 没有 这些是完全用户驱动的差分时钟。可以修改示例设计以使用它们而不是插座振荡器
请登录后发表评论

    没有回复内容