用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?

描述

如何在PlanAhead中实现示例设计?

按照以下步骤为PlanAhead中的PCI Express核心示例设计实施7系列集成块包装器:

1.创建一个空项目。

2.设置目标器件。

3.单击“IP目录”。

4.单击“IP目录设置”,选择核心语言选项,如下所示。

5.单击“自定义IP”自定义核心。

图片[1]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug
图片[2]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug
核心定制后,XCO,VHO和TCL文件将添加到项目的“源”窗口中,如下所示。

6.通过右键单击.xco文件选择“生成IP”选项来生成核心:

7.将生成的源文件添加到项目中。

图片[3]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug

8.添加UCF文件。

图片[4]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug
图片[5]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug
9.选择顶级模块,如下所示。

图片[6]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug

10.单击“实施设置”以更改NGDBuild,MAP和PAR选项。

图片[7]-用于PCI Express的7系列集成块封装器 – 如何在PlanAhead中实现示例设计?-Altera-Intel社区-FPGA CPLD-ChipDebug

11.单击“实施”按钮实施设计。

它为您提供了生成位文件的选项,如下所示。选择“生成比特流”,然后单击“确定”以生成位文件。

修订历史06/29/2011
– 初始发行

请登录后发表评论

    没有回复内容