12.X / 13.1 Virtex-5  – 使用PMCD时出现以下错误:错误:PhysDesignRules:2405-Altera-Intel社区-FPGA CPLD-ChipDebug

12.X / 13.1 Virtex-5 – 使用PMCD时出现以下错误:错误:PhysDesignRules:2405

描述

在ISE 12.X / 13.1中实现设计时,我收到以下错误:

图片[1]-12.X / 13.1 Virtex-5  – 使用PMCD时出现以下错误:错误:PhysDesignRules:2405-Altera-Intel社区-FPGA CPLD-ChipDebug错误:PhysDesignRules:2405 – 计算出的频率值1000.000000
PLL_ADV(PMCD)实例PMCD_1上的CLKIN1_PERIOD属性为
超出允许范围1.000000 – 645.000000 MHz。请改变
CLKIN1_PERIOD属性值,以便在允许的范围内
这个器件。
错误:打包:1642 – 物理DRC中的错误。

出现此错误的原因是,当在Virtex-5设计中使用PMCD时,工具会自动将PMCD重新定位到PLL。

由于PMCD没有CLKIN_PERIOD属性,因此使用默认值1 nS。

这导致工具假设PLL以1Ghz运行,这超出了规范。

ISE Design Suite 13.2中已修复此问题。

仍然可以使用ISE 12.x,因为这只是一个警告而不是那些版本中的错误。

请登录后发表评论

    没有回复内容