LogiCORE线性代数工具包 – 发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

LogiCORE线性代数工具包 – 发行说明和已知问题

描述

本答复记录包含CORE Generator LogiCORE线性代数工具包核心的发行说明和已知问题列表。

针对每个版本的核心列出以下信息:

  • 新功能
  • 已解决的问题
  • 已知的问题

LogiCORE Linear Algebra Toolkitv1.0

ISE 13.1中的初始版本。

新功能

    • 支持定点矩阵 – 矩阵加法和减法,矩阵 – 标量乘法,矩阵 – 矩阵乘法
    • 可配置的矩阵维度最高支持32×32
    • 实际或复杂的数据支持(针对这两种类型优化设计)
    • 二进制补码定点最大值为24位输入和48位输出(对于矩阵乘法,最大输入宽度支持用于24位x 18位单位乘法)
    • 用于输出舍入的对称,非对称,收敛和截断选项
    • 支持输出饱和
    • 完全符合AXI4实时流媒体标准的核心
    • 完全同步的单时钟域设计,符合AXI4-Stream协议的同步有源低电平复位
    • 提供时钟使能(CE)输入,通过取消置位和重新置位CE信号,可以暂停内核并恢复运行
    • 用于资源优化的用户可选折叠因子(资源重用因子,1表示不重用,2表示重复使用的资源,等等)
    • 数据I / O支持:串行(矩阵元件串行馈送)或并行(矩阵元件打包并馈送到核心)
    • 使用DSP48E1的SIMD模式在单个片上实现复杂的加法(在矩阵加法/减法模式下)
    • 基于DSP48E1切片或LUT(在结构上实现)的选项,用于矩阵 – 矩阵加法/减法
    • 矩阵大小MxN(用于矩阵加法,减法和标量乘法)支持的折叠因子是:1,2,3,M,N,MN
    • 矩阵乘法支持的折叠因子CMxN = AMxL x BLxN是:1,2,3,M,MN
    • 比特精确的C模型可用

    已解决的问题

    • 没有

    已知问题(ISE)

    • 没有

    已知问题(Vivado)

    • (Xilinx答复53465) 2012.4 Vivado仿真器 – 为什么我的DSP数字通信核心无法仿真错误错误:无法找到设计工作<核心名称>?
    请登录后发表评论

      没有回复内容