SPI-3链路层v7.2  –  Virtex-6和Spartan-6器件上的TDAT第一个地址缺少TSX-Altera-Intel社区-FPGA CPLD-ChipDebug

SPI-3链路层v7.2 – Virtex-6和Spartan-6器件上的TDAT第一个地址缺少TSX

描述

当使用SPI-3链路层核心v7.2及更早版本针对Spartan-6和Virtex-6器件时,TDAT的第一个地址缺少TSX。在Spartan-6和Virtex-6 FPGA功能仿真中出现此错误,其中在TDAT上发送的第一个地址应该伴随TSX。缺少此TSX脉冲。当在SPI-3上接收到第一个Tx数据包时,这在仿真中显示为单个RDAT / TDAT不匹配。没有其他不匹配发生。

此问题已在作为下载补丁提供的核心v7.2 rev1中得到修复,请参阅(Xilinx答复35141)

请登录后发表评论

    没有回复内容