SPI-4.2 v10.1  – 某些Spartan-6器件在半存储区中没有足够的引脚用于源内核TX LVDS输出-Altera-Intel论坛-FPGA CPLD-ChipDebug