针对Arria 10 ES2,ES3或生产器件的PCIe Gen1,Gen2或Gen3设计需要哪些分配?-Altera-Intel社区-FPGA CPLD-ChipDebug

针对Arria 10 ES2,ES3或生产器件的PCIe Gen1,Gen2或Gen3设计需要哪些分配?

针对Arria®10ES2,ES3或生产器件的PCI®ExpressGen1,Gen2或Gen3设计需要哪些分配?

解决/修复方法

对于PCIe®设计,建议使用解决/修复方法部分中的设置或分配;默认情况下,它们不包含在Quartus®Prime软件中。

解决/修复方法
按照您正在使用的Quartus Prime版本对应的说明进行操作。

Quartus Prime 15.0和15.1
按照rd04242015_385_150_151.pdf中的说明进行操作

Quartus Prime 16.0
升级到Quartus Prime 16.0.2或更高版本以获取最新设置。另外,请按照下面的16.0.2及更高版本部分中的说明进行操作。

Quartus Prime 16.0.1
按照rd04242015_385_1601.pdf中的说明进行操作或升级到Quartus Prime 16.0.2。使用PDF中显示的以下文件。
quartus-16.0.1-1.14-windows
quartus-16.0.1-1.14-linux.run quartus.ini
pm_uc_16ww28p5_d3.hex
pm_uc_16ww28p5_d2.hex

Quartus Prime 16.0.2,16.1和16.1.1
按照rd04242015_385_1602.pdf中的说明进行操作

Quartus Prime 16.1.2或更高版本
从Quartus Prime 16.1.2开始,PCIe默认设置建议的收发器设置。

如果要从早期版本的Quartus Prime升级Arria 10 PCIe,请按照rd04242015_385_1612.pdf中的说明进行操作

请登录后发表评论

    没有回复内容