为什么使用NCSim或Xcelium时,英特尔®Stratix®10低延迟10G以太网MAC示例设计无法仿真?-Altera-Intel社区-FPGA CPLD-ChipDebug

为什么使用NCSim或Xcelium时,英特尔®Stratix®10低延迟10G以太网MAC示例设计无法仿真?

对于以下配置,英特尔®Stratix®10低延迟10G以太网MAC示例设计无法在NCSim或Xcelium中正确仿真:

10G Base-R

1 / 2.5 / 10G与1588

10M / 100M / 1G / 2.5G / 10G

解决/修复方法

无法为NCSim或Xcelium提供解决方案。

请使用VCS或ModelSim通过软件版本v17.1或v18.0仿真此IP内核

使用NCSim或Xcelium时的仿真问题计划在未来版本的英特尔®Quartus®PrimePro软件中修复。

请登录后发表评论

    没有回复内容