使用PCI Express硬核IP的Stratix 10 Avalon-MM模式时,rxm_irq端口的信号描述是什么?-Altera-Intel社区-FPGA CPLD-ChipDebug

使用PCI Express硬核IP的Stratix 10 Avalon-MM模式时,rxm_irq端口的信号描述是什么?

由于用于PCIe®解决方案的英特尔®Stratix®10Avalon®-MM接口用户指南的2017.05.08修订版中存在错误,因此缺少rxm_irq端口描述。

解决/修复方法

以下信息将添加到文档的下一次更新中:

将Qsys中断连接到Avalon-MM接口。此信号仅在启用CRA端口时可用于Avalon-MM。上升沿触发MSI中断。硬IP内核将此事件转换为MSI中断并将其发送到根端口。主机读取中断状态寄存器以检索中断向量。主机软件为中断提供服务,并在完成时通知目标。

Qsys生成的变量有多达16个独立的中断信号(<m>≤15)。如果rxm_irq_ <n> [<m>:0]在连续周期内置为有效且没有所有中断输入的置低,则不会为后续中断发送MSI消息。为避免丢失中断,软件必须确保为收到的每条MSI消息清除所有中断源。

请登录后发表评论

    没有回复内容