Power Manager数据表仅列出输出低电压值,最大值为20mA。 5mA的电平是多少?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug

Power Manager数据表仅列出输出低电压值,最大值为20mA。 5mA的电平是多少?

由于输出I / V曲线不在数据表中,我们可以查看IBIS模型中的下拉曲线。

通过查看IBIS查看器程序中的曲线或通过插值表格数据,可以显示在5mA时输出低值(Vol)将为50mV。该IBIS预测用于硅管芯级的单个有源输出。。如果多个输出正在主动吸收20mA,则接地路径中将存在内部I * R压降,这将增加到IBIS模型估计的50mV。。要包含此电压降,我们需要在包装信息中查看IBIS文件。。使用最差情况下的引脚电阻(对于POWR1220AT8,它是0.0704欧姆)并假设所有其他输出均吸收20mA电流来计算内部I * R电压降。。对于POWR1220AT8,这是19个输出,结果为26.8mV(最差情况)。。因此,单输出在5mA时可具有76.8mV的Vol。
。但是,这种估计违反了另一个POWR1220AT8数据手册的最大值,即I-sink总重量为130mA。。加上Max。 。Icc值为40mA来计算内部I * R电压降。。这导致12mV并且Vol估计现在是62mV。

请登录后发表评论

    没有回复内容