为什么某些ispClock5600A输出偶尔与参考输入时钟相差180度?-Lattice-莱迪斯社区-FPGA CPLD-ChipDebug