数据I/O程序员-控制Xilinx SPROM的可编程复位/复位极性/并行位/忙下拉的地址-Xilinx-AMD社区-FPGA CPLD-ChipDebug

数据I/O程序员-控制Xilinx SPROM的可编程复位/复位极性/并行位/忙下拉的地址

描述

一般描述:

Xilinx PROM程序员的Xilinx规范指出,PROM复位引脚的极性是由程序员接口软件自动设置的。(例如,Xilinx HW130软件提示用户在编程过程开始时需要极性;实际过程对用户是透明的)。

然而,对于数据I/O程序员,PROM复位引脚的极性必须通过将1s或0加载到存储器中的适当地址来编程,具体地说,四个设备特定的、连续的地址位置。

解决方案

编程PROM复位引脚的极性:

有源高重置-GT;填充区域的“1s”

(用FFH填充每个地址位置)

主动低复位-GT;填充区域的“0”

(以每个小时填写每个地址)

可编程复位(在十六进制)中的存储器位置如下:

1700系列PROMS:

————————–

1718D/L…8DC-8DF

1736D/E/EL……11B8- 11BB

1765年/L/E/EL……2000 – 2003

17128 /D/L/E/EL…4000 – 4003

17256D/L/E/EL……8000 – 8003

17512/L……10000 – 10003

1701/L……20000 – 20003

1702L……40000—40003

1704L……80000—80003

17V01……33400

17V02……40000

17V04……80000

17V08……100000

17V16……200000

17V08和17V16除了重置极性之外还有客户配置选项。三种选择是:

重置极性-高电平或低电平

模式-串行或并行(字节宽)模式

忙下拉-在忙针上配置内部下拉

此数据遵循用户存储器中的主数组数据。该位置的配置字节必须设置如下,以便编程极性:

0xFF-有源高重置,串行模式,无忙下拉

0xF1-有源高重置,串行模式,忙下拉

0xF2-有源高重置,并行模式,无忙下拉

0xF3-有源高重置,并行模式,忙下拉

0x00 -低电平复位,串行模式,无忙下拉

0x01-低电平复位,串行模式,忙下拉

0x02 -低电平重置,并行模式,无忙下拉

0x03 -有源低重置,并行模式,忙下拉

将配置字节放在主数组数据的末尾后,启用程序设备屏幕中的“程序配置”标志。

斯巴达舞会:

————————

S05…2000 – 2003

S05XL…4000 – 4003

S10……4000—4003

S10XL…4000 – 4003

S20……8000—8003

S20XL…8000 – 8003

S30……8000—8003

S30XL…8000 – 8003

S40……10000—10003

S40XL…10000 – 10003

S15A……10000

S30A……10000

S50A……20000

S100A……20000

S150 A……20000

S200 A……33400

对于数据I/O,实际的命令序列如下:

从主菜单:

-选择“更多命令”

-选择“编辑数据”

-选择“编辑内存”

-编辑“开始地址”以指向正确的地址(上表)

-将地址从FF更改为00(或其他适当的值)

-返回主菜单

-选择“程序设备”

-对于程序屏幕,您必须将程序配置更改为“Y”,否则重置极性将不被编程。

重置极性/并行位/忙下拉不能由MCS文件设置。

注意:某些第三方程序员可以将这些地址映射到不同的内存位置。

请登录后发表评论

    没有回复内容