FPGA输入- FPGA输入电压/电流的操作电平-Xilinx-AMD论坛-FPGA CPLD-ChipDebug

FPGA输入- FPGA输入电压/电流的操作电平

描述

FPGA输入电压的操作电平是多少?

解决方案

以下信息适用于Xilinx 5V FPGA和所有CPLD器件。

最大直流过冲或低于VCC或低于GND的下冲必须限于0.5V或10毫安,更容易实现。在过渡期间,器件引脚可能下冲到-2.0V或过冲到Vcc+2.0V,只要该过冲或下冲持续小于20纳秒。

有很强的ESD保护二极管(阻抗= 1欧姆),以帮助确保这些电压水平不违反内部。典型的二极管电流从几微安在0.7V增加到100毫安在1V。

负电压被钳位。过量的正输入电压可能拉VCC高。Xilinx建议控制输入电流以保持低于10毫安的恒定电流。保护二极管可以处理100毫安而无问题;然而,如果这一电流程维持一段较长的时间,二极管将加热并影响周围电路。

有关特定器件的信息,请参见Web上的最新可靠性数据:

HTTP://www. xLimx.COM/Sputto/DooptIng/Dex.HTM

请登录后发表评论

    没有回复内容