描述
平台:所有
建筑:XC400 0E—2和3
设计步骤:NGANDNO和布局后时序仿真
参考编号:11562
输入触发器和具有NoTror属性的锁存器的后注释定时数据可以包含PAD到IOB IK引脚设置要求,其为0.1NS(TTL模式)到1.6NS(CMOS模式)太大。每当检测到保守值被分配给IOB触发器/锁存设置字段时,NGDAnno将发出以下类型的警告:
警告:0 -负设置值为1590块
MyIIOB/InBug/In闩锁/锁存器,PIN in将被设置为零。
块名称是“iByNoNo/InBug/In锁存/”的形式。
…“或”iByNoNe/InBug/nFF/……“in”中的PIN名称
对数据输入引脚的设置检查是受影响的单元格。在皮秒中报告安装时间。
解决方案
应该研究在时序仿真期间发生的设置违反,以确定它们是否属于这些保守时间窗口。如果是这样,他们可能会被忽视。例如,假设NGDAnno发出了上面显示的警告。如果仿真器在闩锁MyAiIOB/InBug/In闩锁/锁存器上报告一个900pps的设置,它可能会被安全地忽略,因为900PS小于警告中提到的1590PS。
没有回复内容