MIG Virtex-6-DDR3  – 仿真不支持突发长度OTF(动态)-Altera-Intel社区-FPGA CPLD-ChipDebug

MIG Virtex-6-DDR3 – 仿真不支持突发长度OTF(动态)

问题描述

对于VHDL和Verilog,MIG仿真不支持突发长度OTF(动态)。

解决/修复方法

这只是示例设计中可用的MIG生成流程生成器的问题,因为用户设计与突发长度OTF一起使用。

如果使用突发长度OTF运行仿真,则会发生以下故障行为:

  1. 对于VHDL仿真,默认情况下将使用突发长度8,不会发生错误。
  2. 对于Verilog仿真,仿真将停止,并显示当前流程生成器不支持OTF突发模式的消息。
请登录后发表评论

    没有回复内容