用于PCI Express的Virtex-6 FPGA集成块封装器v1.5  – 适用于ISE Design Suite 12.1的发行说明和已知问题-Altera-Intel社区-FPGA CPLD-ChipDebug

用于PCI Express的Virtex-6 FPGA集成块封装器v1.5 – 适用于ISE Design Suite 12.1的发行说明和已知问题

问题描述

本发行说明和已知问题答案记录适用于ISE Design Suite 12.1中发布的用于PCI Express的Virtex-6 FPGA集成块封装器v1.5,包含以下信息:

  • 一般信息
  • 新功能
  • Bug修复
  • 已知的问题

有关安装说明,一般CORE Generator已知问题以及设计工具要求,请参阅“ IP发行说明指南”http//www.xilinx.com/support/documentation/ip_documentation/xtp025.pdf

解决/修复方法

一般信息 (Xilinx答复34279)获取v1.5 rev 1补丁。 (Xilinx答复35681)在v1.5及更高版本的包装器中得到修复。

  • ISE 12.1软件支持
  • 增加了对HXT器件的支持 – 6VHX380T-FF1154,6VHX380T-FF1923和6VHX255T-FF1923
  • Virtex-6 HXT支持8通道Gen2端点产品
  • Synplify支持
  • 添加选项以启用针对总线主控应用程序优化的缓冲
  • 许可证检查已删除

已解决的问题 已知问题 (Xilinx答复34279)获取v1.5 rev 1补丁。 (Xilinx答复33834) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.5 – 使用组件名称“core”导致使用VHDL流程实现实现失败(Xilinx答复34009) – Virtex-6 FPGA ML605板 – PCI Express链路将不是火车; PCI Express的实现必须使用用于PCI Express的v1.3集成块封装器(Xilinx答复34115) – 用于PCI Express的Virtex-6 FPGA集成块封装器v1.5 – 警告:Xst:2016 – 在搜索源时找到了一个循环(Xilinx答案36019) – 用于PCI Express的Virtex-6 FPGA集成模块 – Coregen允许为XC6VLX550T-2生成x8 Gen 2设计;但这不受支持(赛灵思答案36048) – 用于PCI Express的Virtex-6 FPGA集成模块 – 无法为XC6VLX365T-3部分生成x8 Gen 2 (Xilinx答复36677) – Virtex-6 FPGA集成块封装器v1.3 rev 2和PCI1的 v1.5 – 更新的MGT设置(Xilinx答复35225) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.5 – x8 Gen 2 128位VHDL封装器损坏接收到的TLP地址(Xilinx答复37207) – Virtex -6用于PCI Express的FPGA集成块封装器v1.5 – 当集成块发送缓冲器已满时,x8 Gen 2 128位封装器无法置低trn_tdst_rdy_n (Xilinx答复37784) – 用于PCI Express的Virtex-6 FPGA 集成块封装器v1.5 – x8 Gen 2时序收敛修订历史

请登录后发表评论

    没有回复内容